SN74HCS166DYYR

Texas Instruments
595-SN74HCS166DYYR
SN74HCS166DYYR

Fabricante:

Descripción:
Registros de cambio de contadores 8-Bit Parallel-Load Shift Registers

Ciclo de vida:
Nuevo producto:
Lo nuevo de este fabricante.
Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 2.919

Existencias:
2.919 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
18 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-
Precio ext.:
$-
Est. Tarifa:

Precio (CLP)

Cantidad Precio unitario
Precio ext.
$302 $302
$207 $2.070
$184 $4.600
$158 $15.800
$146 $36.500
$138 $69.000
$132 $132.000
Envase tipo carrete completo (pedir en múltiplos de 3000)
$123 $369.000
$120 $720.000

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Registros de cambio de contadores
RoHS:  
8 Circuit
8 bit
SOT-23-16
CMOS
1 Input
LSTTL
13 ns
2 V
6 V
- 40 C
+ 125 C
Reel
Cut Tape
Marca: Texas Instruments
Características: Parallel-to-Serial Conversion
Corriente de salida de nivel alto: - 4 mA
Corriente de salida de nivel bajo: 4 mA
Estilo de montaje: SMD/SMT
Número de líneas de salida: 8 Output
Voltaje de alimentación operativo: 2 V to 6 V
Producto: Shift Registers
Tipo de producto: Counter Shift Registers
Serie: SN74HC166
Cantidad de empaque de fábrica: 3000
Subcategoría: Logic ICs
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74HC166 8-Bit Parallel-Load Shift Registers

Texas Instruments SN74HC166 8-Bit Parallel-Load Shift Registers feature gated clock inputs (CLK, CLK INH) and an overriding clear (CLR) input. The shift/load (SH/LD) input establishes the parallel-in or serial-in modes. When high, SH/LD enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each clock (CLK) pulse. When low, the parallel (broadside) data inputs are enabled, and synchronous loading occurs on the next clock pulse. Serial data flow is inhibited during parallel loading. Clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate. This feature permits one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking; holding either low enables the other clock input. This feature allows the system clock to run freely, and the register can be stopped on command with the other clock input. CLK INH should be changed to the high level only when CLK is high. The CLR on the Texas Instruments SN74HC166 overrides all other inputs, including CLK, and resets all flip-flops to zero.