LMK1D2102LRGTT

Texas Instruments
595-LMK1D2102LRGTT
LMK1D2102LRGTT

Fabricante:

Descripción:
Búfer de reloj Low additive jitter LVDS buffer

Ciclo de vida:
Nuevo producto:
Lo nuevo de este fabricante.
Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 212

Existencias:
212 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
12 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-
Precio ext.:
$-
Est. Tarifa:

Precio (CLP)

Cantidad Precio unitario
Precio ext.
$12.197 $12.197
$9.542 $95.420
$8.882 $222.050
$8.154 $815.400
Envase tipo carrete completo (pedir en múltiplos de 250)
$7.795 $1.948.750
$7.482 $3.741.000
$7.370 $7.370.000
2.500 Presupuesto

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Búfer de reloj
RoHS:  
5 Output
575 ps
LVDS
VQFN-16
LVDS, LVPECL, HCSL, CML, LVCMOS
250 MHz
1.71 V
3.465 V
LMK1D2102L
- 40 C
+ 105 C
Marca: Texas Instruments
Ciclo de tarea - Máximo: 55 %
Estilo de montaje: SMD/SMT
Corriente de suministro operativa: 20 mA
Empaquetado: Reel
Empaquetado: Cut Tape
Tipo de producto: Clock Buffers
Cantidad de empaque de fábrica: 250
Subcategoría: Clock & Timer ICs
Tipo: Ultra Low Additive Jitter LVDS Buffer
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

LMK1D210xL Low Additive LVDS Buffers

Texas Instruments LMK1D210xL Low-Additive LVDS Buffers are low noise dual clock buffers that distribute one input to a maximum of two (LMK1D2102L), four (LMK1D2104L), six (LMK1D2106L) or eight (LMK1D2108L) LVDS outputs. The inputs can be LVDS, LVPECL, HCSL, CML, or LVCMOS. The LMK1D210xL is designed explicitly for driving 50Ω transmission lines. When driving inputs in single-ended mode, apply the appropriate bias voltage to the unused negative input pin.