GS81282Z36GD-250I

GSI Technology
464-GS81282Z36GD250I
GS81282Z36GD-250I

Fabricante:

Descripción:
Tamaño de memoria RAM (SRAM) 2.5/3.3V 4M x 36 144M

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 14

Existencias:
14 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
4 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-
Precio ext.:
$-
Est. Tarifa:

Precio (CLP)

Cantidad Precio unitario
Precio ext.
$271.320 $271.320
$250.275 $2.502.750
$246.187 $4.923.740
$246.154 $12.307.700
100 Presupuesto

Atributo del producto Valor de atributo Seleccionar atributo
GSI Technology
Categoría de producto: Tamaño de memoria RAM (SRAM)
RoHS:  
144 Mbit
4 M x 36
5.5 ns
250 MHz
Parallel
3.6 V
2.3 V
375 mA, 490 mA
- 40 C
+ 100 C
SMD/SMT
BGA-165
Tray
Marca: GSI Technology
Tipo de memoria: SDR
Sensibles a la humedad: Yes
Tipo de producto: SRAM
Serie: GS81282Z36GD
Cantidad de empaque de fábrica: 10
Subcategoría: Memory & Data Storage
Nombre comercial: NBT SRAM
Tipo: NBT Pipeline/Flow Through
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542399000
CAHTS:
8542320030
USHTS:
8542320041
JPHTS:
854232029
KRHTS:
8542321020
TARIC:
8542324500
MXHTS:
8542320299
ECCN:
3A991.b.2.b

NBT SRAMs

GSI Technology NBT SRAMs are 144Mbit and 288Mbit Synchronous Static SRAMs that utilize all available bus bandwidth. The SRAMs achieve this by eliminating the need to insert deselect cycles when the device is switched from read to write cycles. The devices' simplified interface is designed to use a data bus's maximum bandwidth. Because it is a synchronous device, address, data inputs, and read/write control inputs are captured on the rising edge of the input clock.